d觸發器是壹種具有記憶功能和兩種穩定狀態的信息存儲器件。它是各種時序電路最基本的邏輯單元,是數字邏輯電路中重要的單元電路。
因此,D觸發器廣泛應用於數字系統和計算機中。觸發器有兩種穩定狀態,即“0”和“1”,在壹定的外部信號作用下,可以從壹種穩定狀態翻轉到另壹種穩定狀態。
d觸發器有壹個由集成觸發器和門電路組成的觸發器。有兩種觸發模式:電平觸發和邊沿觸發。前者可在CP(時鐘脈沖)=1時觸發,後者在CP前沿觸發(正躍遷0→1)。
D觸發器的二級狀態取決於觸發前D端的狀態,即二級狀態= D .因此,它有兩個功能:置0和置1。
對於edge D觸發器,由於電路具有在CP=1期間保持阻塞的功能,所以D端的數據狀態在CP=1期間發生變化,不會影響觸發器的輸出狀態。
d觸發器應用廣泛,可用作數字信號寄存器、移位寄存器、分頻器和波形發生器等。
結構
d觸發器(數據觸發器或延時觸發器)由四個與非門組成,其中G1和G2構成基本的RS觸發器。電平觸發的主從觸發器工作時,輸入信號必須加在正跳變沿之前。如果在CP高電平期間輸入端有幹擾信號,則觸發器的狀態可能是錯誤的。
邊沿觸發允許在CP觸發邊沿到來之前添加輸入信號。這樣大大縮短了輸入幹擾的時間,降低了幹擾的可能性。邊沿d觸發器也稱為維持模塊邊沿d觸發器。edge D觸發器可以由兩個D觸發器串聯組成,但第壹個D觸發器的CP需要用NOT-gate反相。